ألترا سبارك تي 2

هذه المقالة يتيمة. ساعد بإضافة وصلة إليها في مقالة متعلقة بها
يفتقر محتوى هذه المقالة إلى مصادر موثوقة.
من ويكيبيديا، الموسوعة الحرة

مقدمة عن المعالج[عدل]

قدمت هذا المعالج شركة سن للبرمجيات الصغرية و شكل هذا المعالج ثورة صناعية في عالم صناعة المعالجات في عام 2007 تحت عنوان (نظام متكامل على شريحة إلكترونية)، إذ فاق بقدرته كافة المعالجات الأخرى من نفس فئته، من حيث عدد النوى الداخلية وعدد الحبيبات التي يتمكن من التعامل معها، محققا كافة المهمات التي تحتاجها المخدمات على شريحة إلكترونية واحدة، وقادرا ًعلى معالجة البيانات الحاسوبية، وأداء الوظائف الشبكية بفعالية كبيرة، إضافة إلى واجهات الدخل والخرج المتميزة.

مواصفات المعالج[عدل]

أولا
إن الطاقة التي يتطلبها عمله أقل من (95 واط) بالحد الأدنى، و(2 واط) على الأكثر لأجل الحبيبة الواحدة، لذا فهو يستهلك طاقة أقل من أي معالج آخر من نفس الفئة.
ثانيا
يحتوي هذا المعالج على (8 نوى)، كل منها قادرعلى معالجة (8 حبيبات) على التوافق مما يجعل هذا المعالج قادرا على معالجة حتى (64 حبيبة).
ثالثا
يحتوي على ثمان منافذ (PCI Express 1.0)مما جعله قادرا على التعامل مع تطبيقات الدخل والخرج الحساسة بفعالية كبيرة، كما في عمليات النسخ الاحتياطي للمخدمات، وقواعد المعطيات.
رابعا
منفذان شبكيان (10 غيغا بت) من نوع إيثرنت مع قدرة على تصنيف الطرود المتبادلة وتنقيتها، لذا فهو قادر على التعامل مع عدد أكبر من التطبيقات على الشبكة يفوق المعالجات الأخرى مستفيدا وبشكل فعال من تقنية (تكنولوجيا الشريحة متعددة الحبيبات)، من قواعد المعطيات العملاقة في قلب مراكز المعطيات إلى خدمات الإنترنت المتطلبة للحزم العريضة عند أطراف الشبكة.
خامسا
ذاكرة خابية (4 ميغا بايت) تجميعية (16 way) وبالتالي فإن ذاكرته الخابية أكبر بنسبة (33 %) من المعالجات التي سبقته، مع العديد من التقنيات الحديثة التي ساعدت على رفع الأداء وزيادة عرض القنوات.
سادسا
نظام متطور في مجال الجلب المسبق للتعليمات وجدولة الحبيبات مما مكن من رفع الأداء على صعيد تنفيذ الحبيبة الواحدة.
سابعا
وحدتا حساب ومنطق للأعداد الصحيحة في كل نواة، وكل واحدة يتم تشاركها من مجموعة مؤلفة من (4 حبيبات).
ثامنا
وحدة مخصصة لتنفيذ عمليات الفاصلة العائمة في كل نواة مما رفع الأداء بشكل كبير.
تاسعا
أربع متحكمات متكاملة بالذواكر
عاشرا
ثمان محركات تكويد تدعم المقاييس التالية :

DES, 3DES, AES, RC4, SHA1, SHA256, MD5, RSA-2048, ECC, CRC32

مخطط قناة التوارد[عدل]

قناة التوارد في هذا المعالج من ثمان مراحل على الشكل التالي (من اليمين إلى اليسار) الجلب، ذاكرة خابية، اختيار الحبيبة، التفكيك، التنفيذ، النفاذ إلى الذاكرة، التخطي، الكتابة خلفا

المراجع المستخدمة في البحث[عدل]

الرابط الأول
[1]
الرابط الثاني
[2]